Utilize este identificador para citar ou criar um atalho para este documento: https://hdl.handle.net/10923/13962
Registro Completo de Metadados
Campo DCValorIdioma
dc.contributor.authorMatheus Trevisan Moreira-
dc.contributor.authorMichel Evandro Arendt-
dc.contributor.authorRicardo Aquino Guazzelli-
dc.contributor.authorNey Laert Vilar Calazans-
dc.date.accessioned2019-02-12T12:04:25Z-
dc.date.available2019-02-12T12:04:25Z-
dc.date.issued2014-
dc.identifier.urihttp://hdl.handle.net/10923/13962-
dc.language.isoen-
dc.relation.ispartofProceedings of the 20th ASYNC 2014, 2014, Alemanha.-
dc.rightsopenAccess-
dc.subjectLow Power-
dc.subjectNull Convention Logic-
dc.subjectStatic Topology-
dc.titleA New CMOS Topology for Low-Voltage Null Convention Logic Gates Design-
dc.typeconferenceObject-
dc.date.updated2019-02-12T12:04:24Z-
Aparece nas Coleções:Apresentação em Evento

Arquivos neste item:
Arquivo Descrição TamanhoFormato 
A_New_CMOS_Topology_for_Low_Voltage_Null_Convention_Logic_Gates_Design.pdf1,24 MBAdobe PDFAbrir
Exibir


Todos os itens no Repositório da PUCRS estão protegidos por copyright, com todos os direitos reservados, e estão licenciados com uma Licença Creative Commons - Atribuição-NãoComercial 4.0 Internacional. Saiba mais.