Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/10923/15402
Registro completo de metadatos
Campo DCValorIdioma
dc.contributor.authorMARCHESAN, GREGORY C.-
dc.contributor.authorWEIRICH, NELSON R.-
dc.contributor.authorCULAU, EDUARDO C.-
dc.contributor.authorWEBER, IACANA IANISKI-
dc.contributor.authorFernando Gehm Moraes-
dc.contributor.authorCARARA, EVERTON-
dc.contributor.authorDE OLIVEIRA, LEONARDO LONDERO-
dc.date.accessioned2019-09-09T18:27:13Z-
dc.date.available2019-09-09T18:27:13Z-
dc.date.issued2018-
dc.identifier.isbn9781538695623-
dc.identifier.urihttp://hdl.handle.net/10923/15402-
dc.language.isoen-
dc.relation.ispartof2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018, França.-
dc.rightsopenAccess-
dc.subjectSecurity-
dc.titleExploring RSA Performance up to 4096-bit for Fast Security Processing on a Flexible Instruction Set Architecture Processor-
dc.typeconferenceObject-
dc.date.updated2019-09-09T18:27:12Z-
dc.identifier.doiDOI:10.1109/ICECS.2018.8617840-
Aparece en las colecciones:Apresentação em Evento



Todos los ítems en el Repositorio de la PUCRS están protegidos por derechos de autor, con todos los derechos reservados, y están bajo una licencia de Creative Commons Reconocimiento-NoComercial 4.0 Internacional. Sepa más.