Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/10923/18523
Tipo: Article
Título: Fault Tolerant Soft-Core Processor Architecture Based on Temporal Redundancy
Autor(es): VILLA, PAULO R. C.
TRAVESSINI, RODRIGO
GOERL, ROGER C.
Fabian Luis Vargas
BEZERRA, EDUARDO A.
En: JOURNAL OF ELECTRONIC TESTING-THEORY AND APPLICATIONS
Fecha de Publicación: 2019
Volumen: 1
Primera página: 1
Palabras clave: Fault-tolerance
Checkpoint recovery
Soft-core processors
FPGAs
Single-event upsets
URI: https://hdl.handle.net/10923/18523
DOI: DOI:10.1007/s10836-019-05778-z
ISSN: 0923-8174
Aparece en las colecciones:Artigo de Periódico

Ficheros en este ítem:
Fichero Descripción TamañoFormato 
Fault_Tolerant_SoftCore_Processor_Architecture_Based_on_Temporal_Redundancy.pdf2,43 MBAdobe PDFAbrir
Ver


Todos los ítems en el Repositorio de la PUCRS están protegidos por derechos de autor, con todos los derechos reservados, y están bajo una licencia de Creative Commons Reconocimiento-NoComercial 4.0 Internacional. Sepa más.